ARM, AMD, IBM, Qualcomm, Huawei, Xilinx Y Mellanox, se unen en un proyecto ambicioso, para realizar una interfaz de caché coherente entre dos o cuatro chips homogéneos como en las CPUs.
Si bien esto puede decirse que es fácil de llevar al papel, esta nueva tecnología permite a los dispositivos comunicarse y compartir datos a través de diferentes implementaciones de CPU, FPGA, GPU y chips de red, pero realmente es un reto muy difícil.
Sin embargo, las recompensas que estas empresas podrán cosechar son astronómicos. Si estas empresas son capaces de sacar esto adelante, se proporcionará computación plug-and-play y aceleración de redes para el procesador elegido, además de proveer un mejor rendimiento que el ofrecido actualmente por el máximo de ancho de banda de PCIe.
Esta nueva barrera de velocidad traerá una especificación acorde para la Cache Coherent Interconnect for Accelerators (CCIX).